# Arquitectura de Computadoras Curso 2014

Segmentación – MIPS 64 Prof. Jorge Runco

### MIPS 64 - Características

- Bus de datos de 64 bits
- > Registros de 64 bits
- > 32 registros de propósito general (R0..R31)
- > 32 registros de coma flotante (F0..F32)
- Instrucciones de longitud fija (32 bits)
- > Código de operación de longitud fija
- Sólo 2 instrucciones acceden a memoria (Load/Store)
- Memoria separada para instrucciones y datos (Harvard)
- Cauce segmentado en 5 etapas de 1 ciclo cada una



#### Etapa IF

- Obtención de la instrucción
- PC = PC + 4 (instrucciones de 4 bytes)

#### Etapa ID

- Decodificación de la instrucción
- Lectura de los registros
- Si es un salto verificar la condición
- Actualización del PC en caso de salto

### Etapa EX

- · Cálculos en la ALU
- Cálculo de dirección de operandos de memoria

### Etapa MEM

Acceso a memoria (Load/Store)

### Etapa WB

• Escritura de los registros

# Riesgos en MIPS

Riesgos en MIPS 64 — Dependencia de datos

Dependencia de control

# Riesgos estructurales

• Cuando dos ó más instrucciones intentan usar el mismo recurso de hardware a la vez.



### Riesgos por dependencia de datos

 Dependencia verdadera: cuando una instrucción depende de los resultados de otra instrucción, de manera que ambas no pueden ejecutarse de forma solapada.

> DADD **R1**,R6,R7 AND **R4**,R5,**R1**

#### Riesgos por dependencia de datos

- Otra dependencia se produce cuando instrucciones difieren en el número de ciclos para completarlas ó hay ejecución desordenada. Dos instrucciones usan el mismo registro, pero no hay intercambio de información entre las instrucciones. Distinguimos 2 clases:
- Antidependencia: cuando una instrucción j escribe un registro que lee la instrucción i. Se debe mantener el orden original para asegurar que i lee el valor correcto
  - i) MUL.D F4, F5, F6
  - j) ADD.D **F5**, F7, F8

#### Riesgos por dependencia de datos

- Dependencia de salida: se produce cuando la instrucción i y la j escriben en el mismo registro. Se debe mantener el orden entre las instrucciones para que el valor final escrito corresponda a la instrucción j.
  - i) MUL.D **F4**, F5, F6
  - j) ADD.D **F4**, F7, F8
- Estas dos últimas dependencias, no son una dependencia verdadera, instrucciones involucradas no intercambian datos. Cambiando el nombre de los registros se soluciona el problema. (También llamada dependencia de nombre)





WAR = Write After Read

DADD R4,R5,R6

AND **R6**, R7, R8

Si hay ejecución fuera de orden, la 2da instrucción puede terminar antes que la 1ra. Cambió R6 antes que lo use la 1ra.

WAW = Write After Write

DIV.D **F4**,F5,F6

ADD.D **F4**,F7,F8

Si hay ejecución fuera de orden ó cuando las instrucciones no "tardan" el mismo tiempo. DIV.D lleva más ciclos que ADD.D





























## BTB: Branch Target Buffer

- En la tabla se anotan la dirección del salto (PC), donde saltar y la "predicción" del salto.
- La tabla es analizada en la etapa IF.
- Es como una memoria caché de saltos.

